是的,當您在一排 I/O 銀行的專用頻率輸入上使用 LVPECL 時,Quartus® II 軟體版本 7.2 SP3 和先前的錯誤允許您指派 3.0V 和 3.3V I/O 標準,在 LVPECL 頻率輸入的同一個銀行中輸出針腳。
當您在 Stratix® III 裝置中一排銀行的專用頻率輸入針腳上使用 LVPECL 時,VCCPD 必須連接到 2.5V。當 VCCPD 連接到 2.5V 時,I/O 銀行只能支援電壓小於或等於 2.5V 的輸出作業。
這個問題預定在 Quartus II 軟體日後發佈時解決。