文章 ID: 000081158 內容類型: 疑難排解 最近查看日期: 2012 年 09 月 11 日

Quartus II 軟體版本 7.2 SP3 和更新版本中的 LVPECL 支援Stratix III 裝置是否有已知問題?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
描述

是的,當您在一排 I/O 銀行的專用頻率輸入上使用 LVPECL 時,Quartus® II 軟體版本 7.2 SP3 和先前的錯誤允許您指派 3.0V 和 3.3V I/O 標準,在 LVPECL 頻率輸入的同一個銀行中輸出針腳。

當您在 Stratix® III 裝置中一排銀行的專用頻率輸入針腳上使用 LVPECL 時,VCCPD 必須連接到 2.5V。當 VCCPD 連接到 2.5V 時,I/O 銀行只能支援電壓小於或等於 2.5V 的輸出作業。

這個問題預定在 Quartus II 軟體日後發佈時解決。

相關產品

本文章適用於 1 產品

Stratix® III FPGA

這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。