文章 ID: 000081211 內容類型: 疑難排解 最近查看日期: 2012 年 09 月 11 日

在 Quartus II 軟體版本 7.1 中,Cyclone III 裝置的 DCLK 固態硬碟速率設定是否有已知問題?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
描述

是的,Quartus® II 軟體版本 7.1 中Cyclone® III 裝置的 DCLK 單流速率設定有問題。該軟體在使用者模式中錯誤地設定了較慢的 DCLK 插槽速率,用於Cyclone III 主動序列 (AS) 和主動平行 (AP) 設定方案。DCLK 插槽速率在設定期間是正確的。與配置期間相比,DCLK 的使用者模式有較慢的波段。當操作正確時,DCLK 插槽速率應在組態與使用者模式之間保持不變。

使用 7.1 版本,對設計效能的影響取決於設計與快閃裝置連接的頻率 (Fmax),以及主機板設計。 設計越接近最高設計規格,就越有可能觀察到效能影響。

只有當您在使用Cyclone III AS 或 AP 設定方案的使用者模式使用快閃介面時,這個問題才會影響您的設計。

此問題從 Quartus II 軟體版本 7.1 SP1 開始修復。

相關產品

本文章適用於 1 產品

Cyclone® III FPGA

這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。