文章 ID: 000081479 內容類型: 疑難排解 最近查看日期: 2013 年 06 月 19 日

為何在 Quartus® II 軟體中為Cyclone® V 裝置編譯 PCI Express 設計時,會收到類似以下的錯誤訊息?

環境

  • Intel® Quartus® II 訂閱版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    描述

    以下錯誤訊息是由於 PCI Express Intel® FPGA IP核心中的錯誤 nPERST 針腳放置。 舉例來說,如果您在 Cyclone® V 裝置中使用左下 HIP 的針 腳 nPERSTL0 ,您就會收到此錯誤訊息。

    錯誤(175001):無法放置硬 IP
    資訊(175028):硬 IP 名稱:|altpcie_cv_hip_ast_hwtcl:dut|altpcie_av_hip_ast_hwtcl:altpcie_av_hip_ast_hwtcl|
    altpcie_av_hip_128bit_atom:altpcie_av_hip_128bit_atom|arriav_hd_altpe2_hip_top
    錯誤 (10104):無法找到 PCI Express 硬 IP I/O 墊和 PINPERST 埠之間的路徑。
    錯誤 (10151):「HIP_X1_Y15_N0」不是連接 PCI Express 硬 IP PINPERSTN 的「I/O 墊片」的法定位置。
    資訊 (10371):I/O 墊片的 2 個潛在位置:PIN_W24、PIN_Y23。
    資訊(175029):受影響的 1 個位置
    資訊(175029):HIP_X1_Y15_N0

    解決方法

    Cyclone® V 裝置中 nPERSTL0 nPERSTL1 的正確對應為:

    底部 PCIe 硬 IP --> nPERSTL1
    頂級 PCIe 硬 IP --> nPERSTL0
    此映射與 Stratix® V 和 Arria® V 裝置相反,其中最底層的 PCIe 硬 IP 與 nPERSTL0相關聯,而頂級 PCIe 硬 IP 則與 nPERSTL1 相關聯

    相關產品

    本文章適用於 2 產品

    Cyclone® V GX FPGA
    Cyclone® V GT FPGA

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。