文章 ID: 000081552 內容類型: 疑難排解 最近查看日期: 2015 年 01 月 30 日

ModelSim SE 10.3c 和 10.3d 在 Quartus II 軟體版本 14.1 中模擬Arria 10 裝置設計時發生錯誤

環境

    Intel® Quartus® II 訂閱版
    PLL
BUILT IN - ARTICLE INTRO SECOND COMPONENT

重大問題

描述

在 Mentor Graphics ModelSim SE 版本 10.3c 或 10.3d 中模擬 Quartus II 軟體版本 14.1 時,包括串聯相鎖迴圈 (PLL) 和鎖定Arria 10 裝置的設計會導致模擬錯誤。下游 PLL 不會鎖定並產生 頻率不正確。

解決方法

在 Modelsim 中詳細說明時,您必須使用除錯版本。 -novopt

相關產品

本文章適用於 1 產品

Intel® Arria® 10 FPGA 與 SoC FPGA

1

這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。