文章 ID: 000081945 內容類型: 產品資訊與文件 最近查看日期: 2015 年 04 月 15 日

如何在我的硬 IP 中使用 VSEC 收銀台做 PCI Express?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
描述

下列是執行 VSEC 收銀機使用的框架。

解決方法

1) 使用內部 RAM 在FPGA網狀架構中設定您的 VSEC 記憶體。

2) 在 Altera® 供應商特定 (VSEC) 延伸功能接頭 (偏移0x200),設定位 [31:20]至0x400(為 HardIP 保留空間,其他保留位置也可用)

3) 對準範圍的 TLP 進行解碼,0x400加上 () 全新 VSEC 功能所需的記憶體大小

4) 確保 VSEC 記憶體透過應用程式層邏輯進行解碼與編碼

相關產品

本文章適用於 16 產品

Cyclone® V GX FPGA
Intel® Arria® 10 GT FPGA
Intel® Arria® 10 GX FPGA
Intel® Arria® 10 SX SoC FPGA
Arria® V GT FPGA
Arria® V GX FPGA
Arria® V GZ FPGA
Arria® V ST SoC FPGA
Arria® V SX SoC FPGA
Stratix® V GS FPGA
Stratix® V GT FPGA
Stratix® V GX FPGA
Cyclone® V GT FPGA
Cyclone® V SE SoC FPGA
Cyclone® V ST SoC FPGA
Cyclone® V SX SoC FPGA

1

此頁面上的內容是原始英文內容的人工和電腦翻譯的組合。此內容僅供您方便,僅供一般參考,不應被視為完整或準確。如果本頁面的英文版本與翻譯之間存在任何矛盾,則以英文版本為準。 查看此頁面的英文版本。