下列是執行 VSEC 收銀機使用的框架。
1) 使用內部 RAM 在FPGA網狀架構中設定您的 VSEC 記憶體。
2) 在 Altera® 供應商特定 (VSEC) 延伸功能接頭 (偏移0x200),設定位 [31:20]至0x400(為 HardIP 保留空間,其他保留位置也可用)
3) 對準範圍的 TLP 進行解碼,0x400加上 () 全新 VSEC 功能所需的記憶體大小
4) 確保 VSEC 記憶體透過應用程式層邏輯進行解碼與編碼
下列是執行 VSEC 收銀機使用的框架。
1) 使用內部 RAM 在FPGA網狀架構中設定您的 VSEC 記憶體。
2) 在 Altera® 供應商特定 (VSEC) 延伸功能接頭 (偏移0x200),設定位 [31:20]至0x400(為 HardIP 保留空間,其他保留位置也可用)
3) 對準範圍的 TLP 進行解碼,0x400加上 () 全新 VSEC 功能所需的記憶體大小
4) 確保 VSEC 記憶體透過應用程式層邏輯進行解碼與編碼
1
所有在本網站登出的文章及相關內容的使用均受到 Intel.com 使用條款的約束。
此頁面上的內容是原始英文內容的人工和電腦翻譯的組合。此內容僅供您方便,僅供一般參考,不應被視為完整或準確。如果本頁面的英文版本與翻譯之間存在任何矛盾,則以英文版本為準。 查看此頁面的英文版本。