文章 ID: 000082276 內容類型: 產品資訊與文件 最近查看日期: 2012 年 09 月 11 日

如果我使用 Quartus II 軟體版本 9.0SP2,我該如何解決在基本 (PMA Direct) 模式下Stratix IV 收發器的設定並暫停違規時間?

環境

  • Intel® Quartus® II 訂閱版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    描述

    Altera已針對 Stratix® IV 收發器基本 (PMA Direct) 模式設定,在 Quartus® II 9.0SP2 中找出下列問題。

    軟體計時模型為初步模型,可能會導致使用基本 (PMA Direct) 模式組態的設計時序違規。 若要解決此問題,請遵循以下設計準則。

    a) 若要符合安裝和固定接收器FPGA網狀介面的時間要求,
    利用復原頻率 (rx_clkout) 的正邊緣擷取接收平行資料 (rx_dataout),並在 SDC 檔案中新增下列多週期限制。

    set_multicycle_path -設定 -從 [get_registers rx_data_reg*] 0
    set_multicycle_path -hold -從 [get_registers rx_data_reg*] 0

    rx_data_reg是用來從 FPGA 核心 RX PMA rx_dataout埠擷取 RX 資料的收銀機。

    b) 如果您使用此程式的編譯設計顯示時序違規(取決於收發器資料速率和邏輯使用率),請使用rx_clkout的負邊緣對接收平行資料進行計時,並從 SDC 檔案中移除上述多週期限制。 如需其他資訊,請參閱 應用程式注意事項 AN580 -在基本 (PMA Direct) 模式下達成計時關閉(PDF)
     

    相關產品

    本文章適用於 2 產品

    Stratix® IV GX FPGA
    Stratix® IV GT FPGA

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。