Altera已針對 Stratix® IV 收發器基本 (PMA Direct) 模式設定,在 Quartus® II 9.0SP2 中找出下列問題。
軟體計時模型為初步模型,可能會導致使用基本 (PMA Direct) 模式組態的設計時序違規。 若要解決此問題,請遵循以下設計準則。
a) 若要符合安裝和固定接收器FPGA網狀介面的時間要求,
利用復原頻率 (rx_clkout) 的正邊緣擷取接收平行資料 (rx_dataout),並在 SDC 檔案中新增下列多週期限制。
set_multicycle_path -設定 -從 [get_registers rx_data_reg*] 0
set_multicycle_path -hold -從 [get_registers rx_data_reg*] 0
rx_data_reg是用來從 FPGA 核心 RX PMA rx_dataout埠擷取 RX 資料的收銀機。
b) 如果您使用此程式的編譯設計顯示時序違規(取決於收發器資料速率和邏輯使用率),請使用rx_clkout的負邊緣對接收平行資料進行計時,並從 SDC 檔案中移除上述多週期限制。 如需其他資訊,請參閱 應用程式注意事項 AN580 -在基本 (PMA Direct) 模式下達成計時關閉(PDF)。