文章 ID: 000082607 內容類型: 疑難排解 最近查看日期: 2014 年 08 月 27 日

為什麼我的 Arria II GX 設計報告 JTAG 頻率上的最低違規期間?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
描述 由於 Quartus® II 軟體的問題,Arria® II GX 設計可能會在 JTAG 頻率上報告最小期間違規情況。這個問題是由於錯誤的計時模型,該模型指定最小期間為 100 ns,而不是實際限制為 30 ns。
解決方法 如果您的 JTAG 頻率超過或等於 30 ns 的期間,您可能會安全地忽略此違規行為。

相關產品

本文章適用於 1 產品

Arria® II GX FPGA

1

這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。