文章 ID: 000083020 內容類型: 疑難排解 最近查看日期: 2015 年 05 月 29 日

為什麼在啟用軟 PCS 時,JESD204B IP 範例設計的模擬會失敗?

環境

  • Intel® Quartus® II 訂閱版
  • JESD
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    描述

    由於 Quartus® II 軟體 15.0 版本中已知的問題,如果在軟 PCS 模式中產生,JESD204B IP 範例設計的模擬可能會因下列訊息而失效:

    # 模式檢查器:找不到有效的資料!
    # JESD204B Tx Core:發現 Tx 連結錯誤!
    # JESD204B Rx Core:確定!
    # TESTBENCH_FAILED:SIM 失敗!

    之所以發生此故障,是因為 ATX PLL 中的PMA_WIDTH設定錯誤地設定為軟 PCS 模式範例設計。


     

    解決方法 若要解決這個問題,請將gen_ed_sim_*.tcl 腳本中的PMA_WIDTH設定從 20 更改為 40,並重新執行腳本。

    這個問題預定在未來版本的 Quartus II 軟體中解決。

    相關產品

    本文章適用於 3 產品

    Intel® Arria® 10 GT FPGA
    Intel® Arria® 10 GX FPGA
    Intel® Arria® 10 SX SoC FPGA

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。