Quartus® II 程式程式程式支援透過 JTAG 和序列快閃記憶體載入器對序列設定裝置進行程式設計,其密度高於 .jic 檔案最初的目標裝置。 舉例來說,針對 EPCS64 裝置的 .jic 檔案,可能用於使用 Quartus II 程式程式來程式化 EPCS128 裝置。
從 .jic 檔案中產生的 SVF 和 JAM 檔案可能僅用於程式化目標裝置。
Quartus II 程式設計程式程式可讓以低密度裝置為目標的 .jic 檔案程式化 EPCQ256 裝置。 在這種情況下,FPGA組態可能會因為 256 Mb 或更高裝置的資料格式差異而失敗。
Quartus II prgrammer 排定進行更新,不允許使用旨在降低密度裝置的 .jic 檔案對 EPCQ256 裝置進行程式設計。