文章 ID: 000083079 內容類型: 疑難排解 最近查看日期: 2012 年 11 月 12 日

串列設定裝置的程式設計是否可能與 .jic 檔案中選定的裝置不同?

環境

  • Intel® Quartus® II 訂閱版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    描述

    Quartus® II 程式程式程式支援透過 JTAG 和序列快閃記憶體載入器對序列設定裝置進行程式設計,其密度高於 .jic 檔案最初的目標裝置。 舉例來說,針對 EPCS64 裝置的 .jic 檔案,可能用於使用 Quartus II 程式程式來程式化 EPCS128 裝置。

    從 .jic 檔案中產生的 SVF 和 JAM 檔案可能僅用於程式化目標裝置。

    Quartus II 程式設計程式程式可讓以低密度裝置為目標的 .jic 檔案程式化 EPCQ256 裝置。 在這種情況下,FPGA組態可能會因為 256 Mb 或更高裝置的資料格式差異而失敗。

    解決方法

    Quartus II prgrammer 排定進行更新,不允許使用旨在降低密度裝置的 .jic 檔案對 EPCQ256 裝置進行程式設計。

    相關產品

    本文章適用於 3 產品

    Intel® FPGA 設定裝置 EPCQ
    Intel® 可程式裝置
    Intel® FPGA 設定裝置

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。