文章 ID: 000083211 內容類型: 疑難排解 最近查看日期: 2006 年 02 月 13 日

在模擬具有大西洋介面作為輸出的 POS-PHY 核心時,為什麼我主張重設後,部分訊號不會重設?

環境

  • 重設
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    描述 當您主張以大西洋介面作為輸出時重設 (a_treset_n=0 或 b_reset_n=0),並非所有訊號都驅動至 X。 此行為應在下列訊號上出現:
    b_dat
    b_eop
    b_err
    b_mty
    b_sop
    b_val
    

    這是適當的功能,因為這些訊號直接源于第一次出入 (FIFO) 緩衝區,並且不會重設。

    雖然未驅動至 X,但b_val訊號會低重設,以表示資料訊號無效。

    相關產品

    本文章適用於 1 產品

    Intel® 可程式裝置

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。