文章 ID: 000083308 內容類型: 疑難排解 最近查看日期: 2014 年 02 月 27 日

規則C101:門控時鐘應按照Altera標準方案實現

環境

    Intel® Quartus® II 軟體
BUILT IN - ARTICLE INTRO SECOND COMPONENT
描述

在已編譯的 HPS 設計上運行 Quartus® II 軟體中的設計助手工具時,您可能會看到以下警告。

規則C101:門控時鐘應按照Altera標準方案實現;<hierarchy>:altdq_dqs2_inst|dqsbusout

解決方法

此警告是預期的,可以安全地忽略。

相關產品

本文章適用於 6 產品

Arria® V GT FPGA
Cyclone® V SX SoC FPGA
Cyclone® V ST SoC FPGA
Cyclone® V SE SoC FPGA
Arria® V ST SoC FPGA
Arria® V SX SoC FPGA

1

本頁內容結合了人類與電腦翻譯的英文原文內容。本內容僅供您參考,僅供一般參考,不應被視為完整或準確。若本頁英文版與翻譯有任何矛盾,將由英文版負責。 請參閱本頁的英文版本。