文章 ID: 000083332 內容類型: 錯誤訊息 最近查看日期: 2013 年 08 月 20 日

錯誤:頻率分隔節點 - 如果您未在外部 PLL 模式中將收發器 PLL 的outclk_0埠連接到收發器 Native PHY 的ext_pll_clk輸入埠,則在 Cyclone® V 和 Arria® V 收發器裝置中可能會遇到錯誤。

環境

  • Intel® Quartus® II 訂閱版
  • PLL
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    描述

    錯誤:頻率分隔器節點「inst|altera_xcvr_native_av:txcvr_top_inst|av_xcvr_native:gen_native_inst.av_xcvr_native_insts[0].gen_bonded_group_native.av_xcvr_native_inst|av_pma:inst_av_pma|av_tx_pma:av_tx_pma|av_tx_pma_ch:tx_pma_insts[0].av_tx_pma_ch_inst|tx_pma_ch.tx_cgb」未在「CLKCDRLOC」埠正確連接。

    如果您未在外部 PLL 模式中將收發器 PLL 的outclk_0埠連接到收發器 Native PHY 的ext_pll_clk輸入埠,則在 Cyclone® V 和 Arria® V 收發器裝置中可能會遇到上述錯誤。

    相關產品

    本文章適用於 8 產品

    Cyclone® V GT FPGA
    Arria® V ST SoC FPGA
    Arria® V GX FPGA
    Cyclone® V GX FPGA
    Arria® V SX SoC FPGA
    Cyclone® V SX SoC FPGA
    Cyclone® V ST SoC FPGA
    Arria® V GT FPGA

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。