文章 ID: 000083749 內容類型: 疑難排解 最近查看日期: 2014 年 06 月 30 日

為什麼Stratix的 V GX RX 均衡設定在收銀機映圖區域與 QSF 分配之間有所不同?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
描述

由於 PHY IP 使用者指南中的錯誤,Stratix®的 V GX RX 均衡設定在收銀機映射區域與 QSF 分配之間有所不同。

有效的收發器重新配置控制器記憶體對應值為 0 至 15。
有效的 QSF 分配為 1 到 16。

收發器重新配置控制器中的設定 0 對應于 Quartus® II QSF 分配中的設定 1 等。

解決方法

此差異將在未來版的 PHY IP 使用者指南中予以修正

相關產品

本文章適用於 2 產品

Stratix® V FPGA
Stratix® V GX FPGA

1

這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。