文章 ID: 000084019 內容類型: 錯誤訊息 最近查看日期: 2012 年 09 月 11 日

警告:無法將快速 PLL 合併|altlvds_rx:altlvds_rx_component|dpa_lvds_rx:auto_generated|pll 與快速 PLL |altlvds_tx:altlvds_tx_component|lvds_tx:auto_generated|pll

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
描述

Quartus® II 軟體在嘗試將 PLL 合併為ALTLVDS_RX兆功能,以及啟用 DPA 的ALTLVDS_TX兆功能時,可能會發出此警告,儘管頻率頻率相同。這會影響 Stratix® III 和 Stratix IV 裝置。

例如:PLL 後擴充分隔器 (k) 的限制範圍為 1、2 和 4。 在未啟用 DPA 的情況下,ALTLVDS 超級功能實例的最佳 VCO 頻率是 ~600MHz,但是 600MHz 無法用來產生 200MHz DPA 頻率,因為 3 不是有效的分隔器值。 

若使用沒有外部 PLL 選項的 ALTLVDS 超級功能,您對 Quartus II 軟體中的 PLL 設定沒有任何控制。 作為一項工作,您可以在外部 PLL 模式中使用 ALTLVDS 超級功能。 這能讓您控制 PLL 值,並以手動方式將 PLL 頻率輸出指派到設計中ALTLVDS_RX兆功能和ALTLVDS_TX兆功能實例,因此可以共用 PLL。

如需在外部 PLL 模式中使用 ALTLVDS 超級功能的進一步資訊,請參閱 ALTLVDS 超級功能使用指南 (PDF).

這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。