文章 ID: 000084101 內容類型: 疑難排解 最近查看日期: 2012 年 09 月 11 日

為什麼我不能在使用 Quartus II 版本 4.2 的Stratix裝置中產生 90 度以外的 DQS 相移?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
描述 即使您在 altdqs MegaWirizd 中選擇非 90 度 DQS 相移,Quartus II 版本 4.2 也會錯誤地建立設定為 90 度 DQS 相移的兆功能輸出檔案。只有當使用 altdqs Megafunction 時,才會發生這種情況,而 Alter 的記憶體控制器資料路徑 IP 的使用者不受此問題影響,因為 Altera IP 並未為此目的使用 altdqs 功能。考慮到Altera建議所有客戶使用Altera記憶體控制器 IP Tool Bench 來產生資料路徑介面,即使不會使用Altera記憶體控制器 IP 核心,此問題的影響也會降低。

如果您已經有一個使用 altdqs 的設計,而無法使用 IP 工具台,您可以在兆功能輸出檔案中手動調整相移(兩次)來解決這個問題。以下為範例設計實現 72 度相移的變更範例:

strx_dll1.phase_shift = 「72」
strx_io2.sim_dll_phase_shift = 「72」
這將會在 Quartus II 5.0 的下一個修訂版中加以修正。

相關產品

本文章適用於 1 產品

Stratix® FPGAs

這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。