文章 ID: 000084263 內容類型: 產品資訊與文件 最近查看日期: 2012 年 09 月 11 日

如何從我的 Stratix II 應用程式中監控Nios®開發板上的 AM29LV128 快閃裝置的 RY/BY 針腳,Stratix® II 版?

環境

    Intel® Nios® II 處理器
BUILT IN - ARTICLE INTRO SECOND COMPONENT
描述 為了在Nios開發板上執行的設計中使用快閃裝置的 RY/BY 輸出,Stratix II 版遵循以下指示:

  1. 將輸入針腳加入位於\範例\\\EPM7128_flash_config_controller目錄中的config_controller設計。
  2. 將新的輸入針腳指派到 EPM7128 裝置上的位置 35。
  3. 在 Quartus® II 工具中重新相容設計。EPM7128 裝置現在將三狀態連接快閃的 RY/BY 針腳。
  4. 透過上述步驟中產生的 POF 檔案,程式化Stratix II 主機板上的 EPM7128 裝置。
  5. 開啟您對Stratix II 主機板的 Quartus II 設計。
  6. 前往「作業編輯器」,並新增 RY/BY 針腳的「弱點拉起電阻」選項。

執行上述步驟後,您可以在 Stratix II 設計中存取快閃的 RY/BY 輸出。

相關產品

本文章適用於 1 產品

Stratix® II FPGA

1

這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。