文章 ID: 000084305 內容類型: 疑難排解 最近查看日期: 2014 年 11 月 03 日

為什麼在模擬第 3 代的 PCIe 硬 IP 核心時,FS(全擺動)和 LF(低頻)的值為零?

環境

  • Intel® Quartus® II 訂閱版
  • 模擬
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    描述

    以 Stratix® V 和 Arria® V GZ 裝置系列為目標時,PCIe® Hard IP 模擬模型存在問題,其中第 3 代的 FS 和 L光圈值為零。某些匯流排功能模型 (BFM) 可能會報告錯誤,指出 FS 和 LF 具有違反 PCIe 規範的值。

    解決方法

    此問題已從 Intel® Quartus® Prime Standard Edition 軟體版本 14.0 開始修復。

    相關產品

    本文章適用於 4 產品

    Arria® V GZ FPGA
    Stratix® V GS FPGA
    Stratix® V GT FPGA
    Stratix® V GX FPGA

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。