重大問題
與 DQS 計時讀取的 FIFO 相關的頻率不確定性 可能會導致安裝不准確並保持鬆懈值。
此問題的解決方法是手動編輯 PHY.sdc 檔案
位於variation_name>/ constraints
/
目錄,並新增以下兩行到多週期限制
檔案的一節:
set_max_delay -from *ddio_in_inst_regout* -0.05
set_min_delay -from *ddio_in_inst_regout* [expr -
0.05].
重大問題
與 DQS 計時讀取的 FIFO 相關的頻率不確定性 可能會導致安裝不准確並保持鬆懈值。
此問題的解決方法是手動編輯 PHY.sdc 檔案
位於variation_name>/ constraints
/
目錄,並新增以下兩行到多週期限制
檔案的一節:
set_max_delay -from *ddio_in_inst_regout* -0.05
set_min_delay -from *ddio_in_inst_regout* [expr -
0.05].
1
所有在本網站登出的文章及相關內容的使用均受到 Intel.com 使用條款的約束。
這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。