文章 ID: 000084514 內容類型: 疑難排解 最近查看日期: 2015 年 01 月 26 日

對於MAX®10 內部振盪器所產生的頻率訊號,我應適用哪些時序限制?

環境

    Intel® Quartus® II 軟體
BUILT IN - ARTICLE INTRO SECOND COMPONENT
描述

根據最大內部振盪器的®配置,您應套用以下兩個計時限制之一:

如需 116MHz 的頻率頻率設定:

create_clock-名稱測試 -期間 116MHz [get_pins -相容性 {<path 到 instancve>|int_osc_0|oscillator_dut|clkout[]

如需 55MHz 的頻率頻率設定:

create_clock-名稱測試 -期間 55MHz [get_pins-相容性 {<path 到 instancve>|int_osc_0|oscillator_dut|clkout[]

解決方法

此限制將在 Quartus® II 軟體的未來版本中自動新增。

此問題已在 Intel® Quartus® 15.0 版軟體中修復

相關產品

本文章適用於 1 產品

Intel® MAX® 10 FPGA

1

這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。