文章 ID: 000085335 內容類型: 疑難排解 最近查看日期: 2012 年 09 月 11 日

以下 <x> 針腳使用晶片固定二極體,但 I/O 銀行 VCCIO 不是 3.3V</x>

環境

  • PCI
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    描述

    之所以出現此訊息,是因為 Quartus® II 軟體允許僅針對使用 3.3V I/O 標準的 I/O 針腳啟用 PCI 夾子。

    若要解決 2.5V I/O 銀行輸入針腳的限制,請將針腳定義為 3.3V I/O 標準。這是允許的,因為 2.5V I/O 銀行允許輸入 3.3V。 軟體成功編譯設計,產生具有 2.5 V 夾緊二極體的輸入針腳。Altera®不支援此應用程式,因為 PCI 夾板二極體僅適用于 3.3V I/O 標準中。目前沒有針對此實作提供 IBIS 模型的計畫。

    從 7.1 版本開始,Quartus II 軟體訊息便針對此案例改良。

     

    相關產品

    本文章適用於 1 產品

    Stratix® II FPGA

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。