文章 ID: 000085890 內容類型: 疑難排解 最近查看日期: 2012 年 09 月 11 日

為什麼變更我的 sdc 檔案中的board_skew參數不影響我的 DDR、DDR2、DDR3 高效能控制器或 Altmemphy Megafunction 的讀取擷取和寫入計時利潤?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
描述

僅在 sdc 檔案中變更主機板編號,不會變更讀取擷取和寫入保證金。您必須變更 _report_timing.tcl 檔案中的主機板折價值,才能在利潤運算中計算出偏斜數。

Altera使用宏觀計時方法來運算讀取擷取、寫入利潤。 這些數位是透過替換記憶體預設值、主機板折價值,以及在讀取和寫入擷取方程中的 tccs、tsw 值(如 寫于 _report_timing.tcl 檔案)來計算。 若要回報 DDR 計時利潤 Quartus® II 軟體源自此 tcl 檔案。請參閱 438:在 Stratix IV、Stratix III、Arria II GX 和 Cyclone III 裝置 (PDF) 中,限制和分析外部記憶體介面 的時間如需計時分析的詳細資訊。

您應永遠再生 DDR、DDR2、DDR3 高效能控制器核心和具有全新絞盤編號的 Altmemphy Megafunction,以執行計時分析與更新的偏頗數位。

相關產品

本文章適用於 6 產品

Stratix® IV GT FPGA
Stratix® IV GX FPGA
Stratix® IV E FPGA
Cyclone® III FPGA
Stratix® III FPGA
Arria® II GX FPGA

這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。