文章 ID: 000086158 內容類型: 錯誤訊息 最近查看日期: 2018 年 08 月 23 日

內部錯誤:子系統:VRFX,檔:/quartus/synth/vrfx/verific/verilog/verivalue_elab.cpp,行:7520

環境

  • Intel® Quartus® Prime Standard Edition 軟體
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    描述

    由於Intel® Quartus® Prime 標準版軟體版本 17.1 的問題,您可能會在合成過程中出現此錯誤。

    解決方法

    若要解決這個問題,請在 Prime Pro Edition 軟體Intel® Quartus®執行您的編譯。

     

    此問題從 Intel® Quartus® Prime 標準版軟體版本 18.0 開始修復。

    相關產品

    本文章適用於 1 產品

    Intel® Arria® 10 FPGA 與 SoC FPGA

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。