當 Arria® 10 SX BSP 主機板.sys 檔案在 Qsys 中開啟時,您可能會看到此錯誤訊息,而您則選擇使用 Quartus® Prime 軟體版本 17.0 的「Sync All System Infos」選項
這個問題將在未來的 Quartus® Prime 軟體版本中解決。若要解決這個問題,請將pipe_stage_alt_pr和clock_cross_host_alt_pr的「位址寬度」變更為 6。將 clock_cross_host_alt_pr.s0 的位址移至0xcf00或0xcf40。
如果您重新完成基本修訂版,則此位址變更也必須在下列檔案 a10soc/arm32/driver/hw_mmd_constants.h 中反映,將ACL_PRCONTROLLER_OFFSET值變更為0xcf40。