文章 ID: 000086338 內容類型: 錯誤訊息 最近查看日期: 2017 年 06 月 21 日

內部錯誤:子系統:VPR20KMAIN,檔:/quartus/fitter/vpr20k/vpr_common/place_constraints.c,行:879

環境

    Intel® Quartus® Prime Standard Edition 軟體
BUILT IN - ARTICLE INTRO SECOND COMPONENT
描述

由於Intel® Quartus® Prime Standard Edition Software 版本 17.0 及更新版本的問題,如果您的設計包含部分重新配置區域,且您違反 Intel Quartus Prime Standard Edition Handbook 第 1部分重新配置之設計規劃第 4-2 表 2 中所述的全球促銷規則,以及違反全球促銷規則,則可能會看到此內部錯誤。在Intel Quartus Prime Standard Edition 手冊部分重新配置設計規劃的 PR 區域區段中支援驅動頻率網路的訊號類型。

解決方法

為了避免此錯誤,您必須遵守 Intel Quartus Prime Standard Edition Handbook 第 1 冊部分重新配置設計規劃表 4-2 中所述的全球促銷規則。
 

相關產品

本文章適用於 3 產品

Stratix® V FPGA
Arria® V FPGA 與 SoC FPGA
Cyclone® V FPGA 與 SoC FPGA

1

此頁面上的內容是原始英文內容的人工和電腦翻譯的組合。此內容僅供您方便,僅供一般參考,不應被視為完整或準確。如果本頁面的英文版本與翻譯之間存在任何矛盾,則以英文版本為準。 查看此頁面的英文版本。