文章 ID: 000086878 內容類型: 疑難排解 最近查看日期: 2018 年 02 月 07 日

Stratix IV、Arria V、Cyclone V、Stratix V、Arria 10 和 Cyclone 10 GX 中允許的超載期間上限定義是什麼?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
描述

下表顯示允許超支時間上限的範例。範例過擊持續期間圖顯示判斷超額排除持續時間的方法。這些功能可以作為參考來定義 Stratix® IV、Arria® V、Cyclone® V、Stratix V、Arria 10 和 Cyclone 10 GX 裝置中允許的超載期間上限。
超壓電壓顯示為紅色,輸入針腳上顯示在 2.55 V 以上,但低於 2.7 V。 從表格中,如需超載 2.55 V,
在裝置的使用壽命內,超載高時率的百分比可能高達 42%。 高時數百分比計算為 (Delta T/T) × 100。 當裝置運作 10 年時,2.55V 的超額排除總長度可能長達 4.2 年。

如需每個裝置允許的最大超寫持續時間,請參閱在各自裝置技術資料表或手冊中轉換期間允許超支的最大值表。

表。範例最大允許在轉換期間超支
象徵描述條件 (V)超支援續期間為 %單位
VI (AC)AC 輸入電壓2.50100%
2.5542%
2.6018%
2.659%
2.704%
>2.70不允許超支%



相關產品

本文章適用於 6 產品

Cyclone® V FPGA 與 SoC FPGA
Stratix® V FPGA
Arria® V FPGA 與 SoC FPGA
Stratix® IV FPGA
Intel® Arria® 10 FPGA 與 SoC FPGA
Intel® Cyclone® 10 GX FPGA

1

這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。