文章 ID: 000086921 內容類型: 產品資訊與文件 最近查看日期: 2017 年 07 月 14 日

如何在 Intel® Arria® 10 SoC 開發工具組上啟用外部跡線?

環境

  • Intel® Quartus® Prime Pro Edition 軟體
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    重大問題

    描述

    若要透過 MICTOR 連接器 J43 和 J20 啟用外部追蹤,Intel® Arria® 10 SoC 開發工具組需要特定的交換器設定。

    Intel Arria 10 SoC 黃金硬體參考設計 (GHRD) 預設可啟用 4 位跡線,並可自動設定以啟用 16 位跡線。

    注意:必須從 JTAG 鏈中移除MAX® V 裝置,讓 arm* 開發工作室Intel® SoC FPGA除錯工具連接到Intel Arria 10 FPGA硬核處理器子系統。

    解決方法

    透過 MICTOR 連接器 J43 啟用早期追蹤 (4 位)
    透過 MICTOR 連接器 (J43) 的 4 位外部跡線在 Intel Arria 10 黃金硬體參考設計 (GHRD) 的預設組態中啟用。

    透過 MICTOR 介面 J43 設定 4 位跡跡的開發工具組設定:

    • SW3 位 678 必須設為開啟、開啟、開啟。這會將 JTAG 行至 J43。
    • SW3 位 2 必須設為開啟。 這讓MAX® V 裝置脫離了 JTAG 鏈。


    透過 MICTOR 連接器 J20 啟用快速追蹤 (16 位)
    必須重新打造 GHRD 設計,以實現快速追蹤。

    1. 編輯 Makefile 以設定HPS_ENABLE_16BIT_TRACE := 1
    2. 透過執行 SoC EDS 命令殼的 sof 使 sof,重新建立設計。

    透過 MICTOR 介面 J20 設定 16 位跡線的開發工具組設定:

    • SW3 位 6,7,8 必須設定為關閉、開啟、開啟。 這會將 JTAG 行至 J20。
    • SW3 位 2 必須設為開啟。 這能將最大 V 帶出鏈中。

    此問題排定在 Intel Arria 10 SoC 開發工具組使用者指南的未來版本中修復。

    相關產品

    本文章適用於 1 產品

    Intel® Arria® 10 SX SoC FPGA

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。