文章 ID: 000086924 內容類型: 疑難排解 最近查看日期: 2017 年 08 月 29 日

為何在 Stratix 10 3V IO 銀行出現不同電壓等級時發生更合適的錯誤?

環境

  • Intel® Quartus® Prime Pro Edition 軟體
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    描述

    當不同 3V IO 銀行中具有不同 IO 標準的 IO 受到限制時,更適合程式會像下列錯誤訊息一樣失效。


    錯誤 (175020):Fitter 無法將邏輯針腳放置在受限的地區 (0、12) 到 (0、14),因為該區域沒有有效的此類邏輯位置。
    錯誤 (19261):訊號 xxx 已受限於一個雙用途針腳的位置,PCIe HIP 可用作 nPERST。 如果使用訊號作為 nPERST,請選取 3V IO_STANDARD。 如果您沒有使用 PCIe,並且故意嘗試在此針腳上使用非 3V 標準,請在 QSF 檔案中新增「set_instance_assignment-名稱 USE_AS_3V_GPIO ON -local_rstn」。否則,您可以將此訊號移至另一個位置。(受影響的 1 個位置)

    解決方法

    所有 3V IO 銀行應以相同的電壓供電,Stratix 10。

    相關產品

    本文章適用於 1 產品

    Intel® Stratix® 10 FPGA 與 SoC FPGA

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。