文章 ID: 000087348 內容類型: 錯誤訊息 最近查看日期: 2017 年 08 月 07 日

錯誤 (18496):輸出太接近 PLL 頻率輸入針腳

環境

  • Intel® Quartus® Prime Pro Edition 軟體
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    描述

    在 Quartus® Prime 軟體版本 16.1 中,在編譯MAX® 10 裝置且未分配針腳的設計時,您可能會看到此錯誤訊息。

     

    解決方法

    若要解決此問題,請手動將受影響的針腳的位置從「作業編輯」中的 PLL 頻率輸入針腳上分配。

    此問題已在 Quartus Prime 版本 17.0 中解決。

    相關產品

    本文章適用於 1 產品

    Intel® MAX® 10 FPGA

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。