文章 ID: 000087688 內容類型: 疑難排解 最近查看日期: 2021 年 12 月 31 日

為什麼 DSP IP 無法使用搭載 Intel® Acceleration Stack 版本 1.2.1 的Intel Quartus Prime 軟體進行模擬?

環境

    Intel® Quartus® Prime Pro Edition 軟體
    DSP
    適用於搭載 Arria® 10 GX - Development IAS-Arria10GX-Development 的 Intel® PAC 的
BUILT IN - ARTICLE INTRO SECOND COMPONENT
描述

由於連結到 Intel® Acceleration Stack 版本 1.2.1 中的模擬資料庫檔案時發生問題,嘗試模擬具有數位訊號處理 (DSP) 智慧財產 (IP) 的設計時,可能會出現以下錯誤訊息:

# ** 錯誤:/s_kpoc_rtl/quartus_fp_dsp/fp_add_dsp/altera_fpdsp_block_191/sim/fp_add_dsp_altera_fpdsp_block_191_m5cimji.sv (30):模組「twentynm_fp_mac」未定義。

# ** 錯誤:(vlog-13069)/quartus/eda/sim_lib/twentynm_atoms.v(1):接近「/」:syntax 錯誤,意料之外的「/」,期待上課。

解決方法

若要在 Intel® Acceleration Stack 版本 1.2.1 中解決這個問題,請按照下列步驟操作:

  1. 請參閱 最新的 Makefile。
    HTTPs://github.com/OPAE/opae-sim/tree/master/ase/Makefile
    Makefile 是透過在設計中執行 afu_sim_setup 指令而產生,您必須自訂。
     
  2. 前往下載中心以進行FPGAs,並使用您使用的特定版本安裝Intel® Quartus® Prime Pro Edition 軟體。

  3. 前往 /quartus/eda 目錄尋找sim_lib模擬資料庫檔案夾。

  4. 複製sim_lib資料夾,並更換Intel® Acceleration Stack /quartus/eda目錄中找到的sim_lib模擬資料庫檔案夾。

額外資訊

此問題排定在未來的修補程式版本中修復。

相關產品

本文章適用於 2 產品

搭載 Intel® Arria® 10 GX FPGA 的 Intel® PAC
Intel® Arria® 10 GX FPGA

1

此頁面上的內容是原始英文內容的人工和電腦翻譯的組合。此內容僅供您方便,僅供一般參考,不應被視為完整或準確。如果本頁面的英文版本與翻譯之間存在任何矛盾,則以英文版本為準。 查看此頁面的英文版本。