文章 ID: 000088023 內容類型: 疑難排解 最近查看日期: 2021 年 11 月 11 日

Intel® Stratix® 10 1SX040、1ST040 和 1SG040 裝置的計時模型是否正確?

環境

  • Intel® Quartus® Prime Pro Edition 軟體
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    重大問題

    描述

    否,由於 Intel® Quartus® Prime Pro Edition Software v21.2 和更早版本的問題,Intel® Stratix® 10 1SX040、1ST040 和 1SG040 裝置的計時模型不正確。之所以出現這種情況,是因為垂直路由線 (C2/C3/C4/C16) 的計時模型計算錯誤。錯誤範圍從每條路徑 ps 到 50 ps 不等,最差電線最差的角落有 150 ps。此問題僅影響 Intel® Stratix® 10 1SX040 (GX/SX H-Tile) / 1SG040 (TX E-Tile) 裝置。

    解決方法

    若要針對使用裝置 1ST040xxxx (TX E-Tile) 的專案解決此問題,請根據您的 Intel® Quartus® Prime 軟體版本下載並安裝修補程式。

    Intel Quartus Prime Pro Edition 軟體 v20.1 修補程式 0.60:

    Intel Quartus Prime Pro Edition 軟體 v20.2 的修補程式 0.57:

    Intel Quartus Prime Pro Edition 軟體 v20.3 修補程式 0.74:

    Intel Quartus Prime Pro Edition 軟體 v20.4 的修補程式 0.43:

    若要針對使用裝置 1ST040xxxx (TX E-Tile) 或 1SX040xxx (GX/SX H-Tile) 的專案解決此問題,請根據您的 Intel® Quartus® Prime 軟體版本下載並安裝修補程式。

    Intel Quartus Prime Pro Edition 軟體 v21.1 的修補程式 0.50:

    Intel Quartus Prime Pro Edition 軟體 v21.2 的修補程式 0.30:

    安裝修補程式後,執行下列動作:

    1. 在執行前先儲存 .sta.rpt。
    2. 在命令 行中執行quartus_sta –force_dat 。
    3. 如果有任何負鬆懈,請重新相容設計。

    此問題僅影響所列裝置的計時模型。其他Intel® Stratix® 10 個裝置未受影響。

    此問題從 Intel® Quartus® Prime Pro Edition 軟體的版本 21.3 開始修復。

     

    相關產品

    本文章適用於 3 產品

    Intel® Stratix® 10 GX FPGA
    Intel® Stratix® 10 SX SoC FPGA
    Intel® Stratix® 10 TX FPGA

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。