文章 ID: 000091170 內容類型: 錯誤訊息 最近查看日期: 2023 年 03 月 31 日

錯誤(19261 年):訊號pcie_rstn_pin_perst受限於一個雙用途針腳的位置,而 PCIe HIP 可以用作 nPERST。

環境

  • Intel® Quartus® Prime Pro Edition 軟體
  • 適用於 PCI Express* 的 Avalon-ST Intel® Stratix® 10 硬 IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    描述

    在編譯以 1SG040* 裝置 OPN 為目標的 PCI Express Intel® Stratix® 10 硬 IP 的設計時,會看到以下錯誤。
    此裝置套件的 nPERSTL0 針腳是雙重用途,位於 3.0 V 銀行內。

    錯誤(19261 年):訊號pcie_rstn_pin_perst受限於一個雙用途針腳的位置,而 PCIe HIP 可以用作 nPERST。

    解決方法

    使用此針腳做為 PCI Express nPERST,具有 1.2 V、1.5 V、1.8 V、2.5 V 或 3.0 V LVTTL 的 I/O 標準時,應在 Intel® Quartus® Prime 軟體設定檔案 (.qsf) 中新增下列作業,以停用 GPIO 使用並解決錯誤。
    set_instance_assignment───姓名 USE_AS_3V_GPIO ON-to pin_name

    例子:
    set_instance_assignment───USE_AS_3V_GPIO ON-to pcie_rstn_pin_perst

    此問題已從 Intel® Quartus® Prime Pro Edition 軟體版本 21.3 開始修復。

    相關產品

    本文章適用於 1 產品

    Intel® Stratix® 10 FPGA 與 SoC FPGA

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。