文章 ID: 000092271 內容類型: 連線能力 最近查看日期: 2023 年 06 月 01 日

為何低延遲乙太網路 10G MAC Intel® Stratix® 10 FPGA IP 在使用 linux-socfpga 5.15.x 和 you-boot-socfpga v2022.01 之後,以及 10Gbe 的 Intel Stratix 10 SoC 設計範例時,無法接收乙太網路封包?

環境

  • Intel® Quartus® Prime 設計軟體
  • Intel® FPGA IP 低延遲 10-Gbps 乙太網路 MAC 和 PHY 功能 IP-10GEUMAC
  • u-boot-socfpga v2022.01

    Other Linux family*

    BUILT IN - ARTICLE INTRO SECOND COMPONENT
    描述

    由於 uboot-socfpga v2022.01 與 10Gbe 的 Intel Stratix 10 SoC 設計範例之間的相容性問題,低延遲乙太網路 10G MAC Intel® Stratix® 10 FPGA IP 使用 linux-socfpga 5.15.x 核心時,可能無法接收乙太網路封包。

    當從 Linux Shell 呼叫 ifconfig 命令時,觀察 Rx 錯誤計數器時會發現錯誤。此問題也可能影響針對Intel Agilex裝置的設計,以便透過FPGA®對 HPS 橋接器從FPGA存取。

    解決方法

    此問題已針對 u-boot-socfpga 2022.01 和 2022.04 分支解決

    • 確保您擁有 u-boot-socfpga 2022.01 / 2022.04 分支的最新修補程式
    • 相關承諾
      • 2022.01 - HTTPs://github.com/altera-opensource/u-boot-socfpga/commit/2544e805ea2b6e87a9261d51bb4fce10d78d1c2f
      • 2022.04 - HTTPs://github.com/altera-opensource/u-boot-socfpga/commit/fcf317324c5a9118a0d6d261f5a657a78ec31fa0

    如需最新的硬體或軟體版本相容性資訊,請參閱 Rocketboards.org 上Intel Stratix 10 SoC 設計範例的使用者手冊

    注意:當10 Intel® Stratix® SX 裝置開啟 ECC 時,如何設定FPGA對 SDRAM 介面,下列問題可能隨之發生?

    相關產品

    本文章適用於 3 產品

    Intel® Agilex™ 7 FPGA 與 SoC FPGA
    Intel® Stratix® 10 FPGA 與 SoC FPGA
    Intel® Stratix® 開發套件

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。