文章 ID: 000094247 內容類型: 錯誤 最近查看日期: 2023 年 11 月 28 日

為什麼使用 Cadence Xcelium* 模擬器時,配備 Intel® Stratix® 10 L/H-Tile 裝置的 24G 變體的 CPRI Intel® FPGA IP設計範例無法模擬?

環境

  • Intel® Quartus® Prime Pro Edition 軟體
  • Intel® CPRI
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    描述

    由於Intel® Quartus® Prime Pro Edition 軟體版本 22.4 及更早版本存在問題,您可能會看到使用 Cadence Xcelium* 模擬器時,使用 Intel® Stratix® 10 L/H-Tile 裝置的 24G 變體的 CPRI Intel® FPGA IP設計範例無法模擬。

    解決方法

    此問題沒有解決方法。
    此問題計畫在 Intel® Quartus® Prime Pro Edition 軟體的未來版本中修復。

    相關產品

    本文章適用於 5 產品

    Intel® Stratix® 10 GX FPGA
    Intel® Stratix® 10 MX FPGA
    Intel® Stratix® 10 NX FPGA
    Intel® Stratix® 10 SX SoC FPGA
    Intel® Stratix® 10 TX FPGA

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。