文章 ID: 000094248 內容類型: 錯誤 最近查看日期: 2023 年 03 月 19 日

為什麼使用 Aldec* Riviera* 模擬器時,CPRI Intel® FPGA IP設計範例無法模擬?

環境

    Intel® Quartus® Prime Standard Edition 軟體
BUILT IN - ARTICLE INTRO SECOND COMPONENT
描述

由於 Intel® Quartus® Prime Pro Edition Software 版本 22.4 和更新版本的問題,您可能會發現使用 Aldec* Riviera* 模擬器時,CPRI Intel® FPGA IP設計範例無法模擬。

解決方法

這個問題沒有解決方法。
此問題排定在 Intel® Quartus® Prime Pro Edition Software 日後發佈時修復。
 

相關產品

本文章適用於 16 產品

Intel® Agilex™ 7 FPGA 與 SoC FPGA F 系列
Intel® Agilex™ I 系列 FPGA 與 SoC FPGA
Arria® V FPGA 與 SoC FPGA
Intel® Arria® 10 FPGA 與 SoC FPGA
Cyclone® V GT FPGA
Cyclone® V GX FPGA
Cyclone® V ST SoC FPGA
Cyclone® V SX SoC FPGA
Intel® Stratix® 10 DX FPGA
Intel® Stratix® 10 GX FPGA
Intel® Stratix® 10 MX FPGA
Intel® Stratix® 10 NX FPGA
Intel® Stratix® 10 SX SoC FPGA
Intel® Stratix® 10 TX FPGA
Stratix® V GT FPGA
Stratix® V GX FPGA

1

此頁面上的內容是原始英文內容的人工和電腦翻譯的組合。此內容僅供您方便,僅供一般參考,不應被視為完整或準確。如果本頁面的英文版本與翻譯之間存在任何矛盾,則以英文版本為準。 查看此頁面的英文版本。