由 Prime Pro Edition 軟體版本 22.4 及更早版本Intel® Quartus®生成的預設 Synopsys 模擬腳本無法用於模擬Intel Agilex® 7 FPGA裝置的 HPS,因為 Synopsys 模擬設置腳本不會編譯 HPS AXI BFM 所需的所有庫。
透過添加以下程式碼,編輯為Intel® Quartus® Prime Pro Edition 軟體生成的 vcs_setup.sh Synopsys 模擬腳本:
echo 「使用直接程式設計介面 (DPI)」
ELAB_OPTIONS=「$ELAB_OPTIONS -debug_access+r+w+nomemcbk」
MENTOR_VIP_AE=「${MENTOR_VIP_AE:-$QUARTUS_INSTALL_DIR/../ip/altera/mentor_vip_ae}」
export QUESTA_MVC_GCC_LIB=「${MENTOR_VIP_AE}/common/questa_mvc_core/linux_x86_64_gcc-6.2.0_vcs」
export LDFLAGS=「-L ${QUESTA_MVC_GCC_LIB} -Wl,-rpath ${QUESTA_MVC_GCC_LIB} -laxi4_IN_SystemVerilog_VCS_full_DVC」
必須在 「# 添加設備庫詳細說明和類比屬性」 部分之前添加代碼
此問題已從 Intel® Quartus® Prime Pro Edition 軟體版本 23.1 開始得到解決