文章 ID: 000095728 內容類型: 錯誤訊息 最近查看日期: 2023 年 10 月 03 日

內部錯誤:子系統:CCLK,檔:/quartus/periph/cclk/cclk_gen7_utilities.cpp,行:1589 未在唯讀原子pr_part上設置全域標誌(iterm 錯誤)

環境

    Intel® Quartus® Prime Pro Edition 軟體
BUILT IN - ARTICLE INTRO SECOND COMPONENT
描述

由於 Intel® Quartus® Prime Pro Edition 軟體版本 23.2 中的問題,在針對 Intel Agilex® 7 F/I 系列FPGA裝置的 PR 角色實現修訂編譯期間,在部分重新配置 (PR) 區域中對 M20K 使用本地路由頻率時,您可能會看到此內部錯誤。

解決方法

要解決此問題, 請確保 在進入 PR 分區之前將 時鐘提升為全域信號 。PR 分區中的 M20K 不允許使用本地路由頻率。

此問題將從 Intel® Quartus® Prime Pro Edition 軟體版本 23.3 開始修復,方法是將內部錯誤替換為錯誤訊息。

注意:此限制不適用於Intel Agilex® 7 M 系列生產裝置。

相關產品

本文章適用於 2 產品

Intel® Agilex™ 7 FPGA 與 SoC FPGA F 系列
Intel® Agilex™ I 系列 FPGA 與 SoC FPGA

1

此頁面上的內容是原始英文內容的人工和電腦翻譯的組合。此內容僅供您方便,僅供一般參考,不應被視為完整或準確。如果本頁面的英文版本與翻譯之間存在任何矛盾,則以英文版本為準。 查看此頁面的英文版本。