文章 ID: 000095933 內容類型: 錯誤訊息 最近查看日期: 2023 年 08 月 01 日

為什麼在 10 裝置中使用多伏特功能時Intel® Quartus®軟體編譯失敗Intel® MAX®?

環境

    Intel® Quartus® Prime Standard Edition 軟體
BUILT IN - ARTICLE INTRO SECOND COMPONENT
描述

錯誤 (169029):針腳使用 I/O 標準 2.5 V,其 VCCIO 要求與該組的 VCCIO 設定或其他使用 VCCIO 3.3 V 的針腳不相容。

在 Intel® Max® 10 中,當您在由 3.3 V VCCIO 供電的 I/O 組中放置 2.5 V 輸入標準針腳時,您會在 Intel® Quartus® Prime Standard Edition 軟體中收到此錯誤訊息。

這是 Quartus® 限制,而非裝置限制。這將影響支援 Intel® MAX® 10 台裝置的 Intel® Quartus® Prime Standard Edition 軟體版本。

解決方法

您可以將2.5 V輸入標準引腳指定為3.3 V輸入標準,以避免軟體錯誤。

在硬體上,從上游設備驅動到FPGA輸入的輸出信號可以是其他I/O標準,具有與FPGA輸入VCCIO不同的I/O緩衝電壓供應。

請確認輸入訊號的 VIH/VIL 是否滿足輸入組的 VCCIO 的 VIH/VIL。

請參閱 Intel® MAX® 10 通用 I/O 使用者指南,取得每個 VCCIO 支援的輸入標準清單,以及關於在 Intel® MAX® 10 裝置中使用多伏特功能的相關設計指南。

例如:

您想在由 3.3 V VCCIO 供電的 I/O 組中使用 2.5 V LVCMOS 輸入標準。

為輸入引腳分配3.3 V LVCMOS輸入標準,以避免軟體錯誤。您可以在硬體上使用2.5 V LVCMOS輸出標準來與此輸入引腳連接。在硬體上,您可以使用 2.5 V LVCMOS 輸出標準與該輸入引腳連接,並驗證此信號的 VIH/VIL 是否滿足 3.3V LVCMOS 的 VIH/VIL。

相關產品

本文章適用於 1 產品

Intel® MAX® 10 FPGA

1

此頁面上的內容是原始英文內容的人工和電腦翻譯的組合。此內容僅供您方便,僅供一般參考,不應被視為完整或準確。如果本頁面的英文版本與翻譯之間存在任何矛盾,則以英文版本為準。 查看此頁面的英文版本。