停產的 Nios® II 處理器 IP 核心在 上次發貨後無法在 Quartus® Prime IP 目錄中使用。有興趣者請參考 Nios® II 處理器產品停產通知 (PDN2312)。
建議的行動是在新設計中實現具有相同功能的 Nios® V 處理器 IP。另外,停產的Nios® II處理器IP核心支援使用預先生成的IP檔案進行設計編譯。
在硬體流程Nios® II:
在上一個 Quartus® Prime 軟體版本(支援處理器 IP 核心Nios® II),
- 開啟 Platform Designer 系統。
- 按兩下生成 HDL。
- 將Nios® II處理器IP核心轉換為通用元件。
- 選取處理器。
- 導航到元件實例化選項卡。
- 選擇「實現類型」作為「黑盒」。
- 按兩下應用。
- 儲存 Platform Designer 系統
.
系統已準備好在最新或未來的 Quartus® Prime 軟體(不支援處理器 IP 核Nios® II)中重新生成和重新編譯。
注意:Quartus® Prime 軟體需要Nios® II處理器授權。
在 Nios® II 軟體流程中:
Nios® II 中上次支援 Eclipse 的軟體建構工具,
- Quartus® Prime Pro Edition 軟體版本 23.4,以及
- Quartus® Prime Standard Edition 軟體版本 23.1。
用戶必須繼續使用這些軟體版本或更早版本的Nios® II軟體開發(Nios® II電路板支援套件和應用程式專案)。
請查看實施變通辦法的要求和限制。
您需要,
- 保留Nios® II處理器 .ip 檔及其生成的 RTL 資料夾(它應與Nios® II處理器 .ip 檔同名)。
- 保留 SOPCINFO 檔。
- 配置 Quartus® Prime 軟體。
導航到 分配>設置 > 電路板和IP設置 >IP再生策略中,選擇從不重新生成IP核心的設計檔。
生成 HDL 時,在第 > 代輸出目錄中禁用清除所選生成目標的輸出目錄。
如果應用了quartus_ipgenerate命令,請刪除 --clean 或 –clear_ip_generation_dirs。
您僅限於,
- 修正一般Nios® II處理器元件。由於保留了IP檔,對 Nios® II 處理器所做的任何更改都不會反映出來。
- 固定IP核心或與Nios® II處理器的連接。這是為了維護Nios® II處理器和其他IP核心之間的主機代理服務。
- 修正了用於生成 BSP 檔的Nios® II SOPCINFO 檔。這受到上述限制的限制。