文章 ID: 000098395 內容類型: 產品資訊與文件 最近查看日期: 2024 年 03 月 25 日

為什麼IP目錄 GUI 中 TX FGT PLL 分數模式計算的 VCO 頻率與 F-Tile 架構和 PMA 和 FEC Direct PHY IP 使用者指南中的 VCO 頻率公式不匹配?

環境

    Intel® Quartus® Prime Pro Edition 軟體
BUILT IN - ARTICLE INTRO SECOND COMPONENT
描述

由於《F-Tile 架構與 PMA 與 FEC Direct PHY IP 使用者指南》(UG20315)中的公式不正確,當 啟用 TX FGT PLL 分割 模式選項時,您可能會在 IP 目錄 GUI 中看到 TX FGT PLL 分數模式的計算 VCO 頻率與 F-Tile 架構和 PMA and FEC Direct PHY IP 使用者指南中的公式計算出的 VCO 頻率與 M 不符,K,N,L和參考時鐘頻率參數,在系統消息窗口中報告。

正確的公式如下:

VCO 頻率 = (M + k/2^22) * refclk 頻率 (MHz) * mul_div / N。

解決方法

此問題目前計劃在未來版本的 F-Tile Architecture and PMA and FEC Direct PHY IP 使用者指南 (UG20315) 中解決。

相關產品

本文章適用於 1 產品

Intel® Agilex™ FPGA 與 SoC FPGA

1

此頁面上的內容是原始英文內容的人工和電腦翻譯的組合。此內容僅供您方便,僅供一般參考,不應被視為完整或準確。如果本頁面的英文版本與翻譯之間存在任何矛盾,則以英文版本為準。 查看此頁面的英文版本。