文章 ID: 000098407 內容類型: 疑難排解 最近查看日期: 2024 年 11 月 12 日

為什麼要測量 F-Tile PMA/FEC Direct PHY FPGA IP 或 F-Tile PMA/FEC Direct Multirate FPGA IP 變體的「rx_clkout」針腳的高抖動?

環境

  • Intel® Quartus® Prime Pro Edition 軟體
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    描述

    由於 Quartus® Prime Pro Edition 軟體 23.4 版的問題,當 CDR 設定為鎖定到參考模式時,在 F-Tile PMA/FEC Direct PHY FPGA IP 或 F-Tile PMA/FEC Direct Multirate FPGA IP 核心的rx_clkout引腳上測得的抖動可能會高於預期。

    解決方法

    此問題沒有解決方法。

    此問題已在 Quartus® Prime Pro Edition 軟體 24.2 版中得到解決。

    相關產品

    本文章適用於 1 產品

    Intel® Agilex™ FPGA 與 SoC FPGA

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。