文章 ID: 000098581 內容類型: 錯誤訊息 最近查看日期: 2025 年 10 月 06 日

內部錯誤:子系統:U2B2_CORE,檔案:/quartus/db/u2b2/u2b2_2wt_util.cpp,行:18

環境

Quartus® Prime Pro Edition 軟體版本 23.4.1 和版本 24.1

    Intel® Quartus® Prime Pro Edition 軟體
    原始固定點 DSP Intel® Cyclone® 10 GX FPGA IP
BUILT IN - ARTICLE INTRO SECOND COMPONENT
描述

由於 Quartus® Prime Pro Edition 軟體版本 23.4.1 和版本 24.1 中存在問題。當使用原始 DSP 本機定點 DSP Agilex™ FPGA IP 時,操作模式設定為 m18x18_full 並將啟用 「ax/bx/cx/dx/ex/fx」 輸入暫存器:和啟用 「ay/by/cy/dy/ey/fy」 「scanin」 輸入暫存器選項設定為不同的值,您將看到上面顯示的內部錯誤 (IE)。

如果這些選項未設定為相同的值,例如,如果使用 ena0 ena1 ,則會觀察到 IE。

所有“輸入暫存器”必須設置為相同的設置值。

解決方法

當原始 DSP 原生定點 DSP Agilex™ FPGA IP 的 操作模式設定為 m18x18_full 時,所有「輸入暫存器」必須設定為相同的設定值。

從 Quartus® Prime Pro Edition 軟體版本 24.3 開始,此問題已修正。

1

此頁面上的內容是原始英文內容的人工和電腦翻譯的組合。此內容僅供您方便,僅供一般參考,不應被視為完整或準確。如果本頁面的英文版本與翻譯之間存在任何矛盾,則以英文版本為準。 查看此頁面的英文版本。