文章 ID: 000098869 內容類型: 疑難排解 最近查看日期: 2025 年 05 月 06 日

當 HPS EMAC 路由到FPGA時,為什麼時序報告中會出現帶有 HPS EMAC 時鐘的意外時序路徑?

環境

    Intel® Quartus® Prime Pro Edition 軟體
BUILT IN - ARTICLE INTRO SECOND COMPONENT
描述

由於 Quartus® Prime Pro Edition 軟體版本 24.1 及更早版本存在問題,當 HPS EMAC 路由到FPGA時,您可能會在 EMAC 時鐘的計時報告中看到意外的計時路徑。

解決方法

下面的頂部實體有助於理解設計中使用的EMAC時鐘「emac1_gtx_clk」和「user0_clock_clk」,其中EMAC1被路由到FPGA:

若要變通解決此問題,請使用下列 SDC 約束:

set_false_path -fall_from emac1_gtx_clk -rise_to emac1_gtx_clk

set_false_path -fall_from emac1_gtx_clk -rise_to user0_clock_clk

額外資訊

此問題將在 Quartus® Prime Pro Edition 軟體的未來版本中得到解決。

相關產品

本文章適用於 1 產品

Intel® Agilex™ FPGA 與 SoC FPGA

1

此頁面上的內容是原始英文內容的人工和電腦翻譯的組合。此內容僅供您方便,僅供一般參考,不應被視為完整或準確。如果本頁面的英文版本與翻譯之間存在任何矛盾,則以英文版本為準。 查看此頁面的英文版本。