由於 Quartus® Prime Pro Edition 軟體版本 24.1 及更早版本存在問題,當 HPS EMAC 路由到FPGA時,您可能會在 EMAC 時鐘的計時報告中看到意外的計時路徑。
下面的頂部實體有助於理解設計中使用的EMAC時鐘「emac1_gtx_clk」和「user0_clock_clk」,其中EMAC1被路由到FPGA:
若要變通解決此問題,請使用下列 SDC 約束:
set_false_path -fall_from emac1_gtx_clk -rise_to emac1_gtx_clk
set_false_path -fall_from emac1_gtx_clk -rise_to user0_clock_clk
此問題將在 Quartus® Prime Pro Edition 軟體的未來版本中得到解決。