主動並行配置
您可以使用受支援的通用快閃記憶體介面 (CFI) 並行快閃記憶體執行主動並行 (AP) 設定。在AP配置期間,英特爾®FPGA設備是主機,並行快閃記憶體是代理。配置數據傳輸到 DATA[15:0] 針腳上的英特爾 FPGA 設備。此配置數據將同步到 DCLK 輸入。配置數據以每時鐘週期 16 位的速率傳輸。在AP配置期間,英特爾FPGA設備輸出的 DCLK 頻率約為40 MHz。
有關更多資訊,請參閱配置手冊 中相關英特爾 FPGA 設備的 配置章節。
配置方法
- 使用受支援的通用快閃記憶體介面 (CFI) 並行快閃記憶體
應用說明
- AN 478: 將基於 FPGA 的並行快閃記憶體載入器與 Quartus® II 軟體配合使用 (PDF) ›
- 使用FPGA的JTAG介面對並行快閃記憶體器件執行系統內程式設計的方法。
這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。