配置功能
解壓縮支援
某些英特爾® FPGA 支援配置數據解壓縮,從而節省了配置記憶體空間和時間。此功能允許您將壓縮的配置數據儲存在配置設備或其他記憶體中,並將此壓縮比特流傳輸到FPGA。在配置過程中,FPGA 會即時解壓縮比特流並配置其CRAM單元。
有關詳細資訊,請參閱《配置 手冊》中相應英特爾 FPGA 的配置章節。
設計安全支援
某些英特爾 FPGA 可以使用高級加密標準 (AES) 演演算法(當今最先進的加密演算法)解密配置比特流。使用設計安全功能時,安全密鑰存儲在FPGA中。要成功配置啟用了設計安全功能的 FPGA,必須使用使用相同安全密鑰加密的設定檔來設定 FPGA。某些英特爾 FPGA 同時提供易失性和非易失性安全金鑰存儲。易失性安全金鑰存儲需要備用電池,但允許更新安全金鑰。非易失性安全密鑰可以儲存在設備內部的非易失性記憶體中,不需要備用電池即可存儲。有關詳細資訊,請參閱《配置 手冊》中相應英特爾 FPGA 的配置章節。
遠端系統升級支援
某些英特爾設備具有專用的遠端系統升級電路。在元件中實現的軟邏輯(Nios® II 嵌入式處理器或用戶邏輯)可以從遠端位置下載新的配置映像,將其存儲在配置記憶體中,並指示專用的遠端系統升級電路啟動重新配置週期。專用電路在配置過程期間和之後執行錯誤檢測,通過恢復到安全配置映射從任何錯誤狀態中恢復,並提供錯誤狀態資訊。這種專用的遠端系統升級電路有助於避免系統停機。有關詳細資訊,請參閱 配置手冊 中相應英特爾設備的 配置章節。
表 1 提供了每個英特爾 FPGA 家族支援的配置功能的摘要。
表 1.英特爾® FPGA 支援的配置特性
裝置 |
解壓縮支援 |
設計安全支援 |
遠端系統升級支援 |
---|---|---|---|
斯特拉蒂克斯® V |
✓ |
✓ |
✓ |
斯特拉蒂克斯IV |
✓ |
✓ |
✓ |
斯特拉蒂克斯三世 |
✓ |
✓ |
✓ |
Stratix II 和 Stratix II GX |
✓ |
✓ |
✓ |
Stratix 和 Stratix GX |
- |
- |
✓ |
阿里亞® V SoC |
✓ |
✓ |
✓ |
阿里亞五世 |
✓ |
✓ |
✓ |
阿里亞二世 GX |
✓ |
✓ |
✓ |
阿裡亞 GX |
✓ |
- |
✓ |
旋風® V SoC |
✓ |
✓ |
✓ |
旋風 V |
✓ |
✓ |
✓ |
氣旋IV E |
✓ |
- |
✓ |
氣旋IV GX |
✓ |
- |
✓ |
旋風III LS |
✓ |
✓ |
✓ |
旋風三 |
✓ |
- |
✓ |
旋風二 |
✓ |
- |
- |
氣旋 |
✓ |
- |
- |
這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。