JTAG 組態
JTAG 設定方案使用 IEEE 標準 1149.1 JTAG 介面針腳,並支援 JAM 標準測試與程式設計語言 (STAPL) 標準。使用協力廠商程式設計工具的Intel® FPGA裝置支援序列向量檔案 (SVF)。Intel FPGA裝置的設計,使 JTAG 指令優先于任何裝置設定模式。因此,JTAG 組態無需等待其他設定模式完成即可進行。JTAG 組態可使用Intel FPGA下載纜線或智慧主機(例如微處理器)執行。
設定方法
- Intel® FPGA下載纜線
- 使用下載纜線在生產期間下載組態資料或在原型製作期間程式化資料。
- JRunner
- 可攜式軟體驅動程式用於透過 JTAG 介面設定FPGA。
- 在電腦或嵌入式處理器上工作。
- 可以使用 ByteBlasterTM II 或 ByteBlasterMVTM 下載纜線。
- 可移植至嵌入式系統或其他平臺的原始碼。
- Jam STAPL 播放機
- 透過 JTAG 介面提供系統內程式設計 (ISP)。
- 在電腦或嵌入式處理器上工作。
- 可以使用 ByteBlaster II 或 ByteBlasterMV 下載纜線。
文檔
- Stratix® IV 裝置手冊,第 1 冊,第 12 章:JTAG 邊界掃描測試
- Stratix® III 裝置中的 IEEE 1149.1 (JTAG) 邊界掃描測試
- IEEE 1149.1 (JTAG) 邊界掃描測試,Stratix® II 與 Stratix II GX 裝置
- 針對 Cyclone® III 裝置的 IEEE 1149.1 (JTAG) 邊界掃描測試
- 針對 Cyclone® II 裝置的 IEEE 1149.1 (JTAG) 邊界掃描測試
- 針對 Arria GX 裝置的 IEEE 1149.1 (JTAG) 邊界掃描測試
- 針對Arria II 裝置的 JTAG 邊界掃描測試
- 39:Intel FPGA裝置中的 IEEE 1149.1 (JTAG) 邊界掃描測試
這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。