Nios® II硬體開發設計範例

author-image

作者

Nios II硬體開發教程向您介紹Nios II處理器的系統開發流程。本教學書所附的設計範例是您建置系統的基本起始模組,如 圖 1 所示。使用 Intel® Quartus® Prime 或 Quartus II 軟體和Nios II嵌入式設計套件 (EDS),您可以建立Nios II硬體系統設計,並建立軟體程式,在Nios II系統上執行,並與Intel® FPGA開發主機板上的元件介面運行。

硬體設計規格

  • Nios II/s 核心與 JTAG 除錯模組
  • JTAG-UART
  • 計時 器
  • LED 平行 I/O (PIO)
  • 系統 ID 周邊裝置
  • 晶片上的 RAM

圖 1。

使用此設計範例

若要執行此範例,請下載 niosII_hw_dev_tutorial.zip 並將其解壓縮到您的硬碟機。然後,請按照以下應用程式說明中的這些說明操作:

此設計之使用受 Intel® 設計範例授權合約的條款與細則約束,並受其約束。

相關連結

如需Nios II處理器硬體的詳細資訊,請前往:

這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。