汽車數位雷達參考設計

建議:

  • 裝置:Cyclone® V GX

  • Quartus®:v13.0

author-image

作者

概述

Intel 的汽車數位雷達參考設計可讓您使用我們的進階開發工具,輕鬆開發並驗證硬體加速器。它展示了如何將FPGA用作基本持續波頻率調變 (CWFM) 類型的汽車雷達的硬體加速器。其硬體與軟體設計方法可讓您開發數位雷達處理浮點 Fast Fourier Transform (FFT) 加速器、數位束形,以及固定點有限衝動回應 (FIR) 篩選,而無需手編碼註冊傳輸層 (RTL)。使用此設計作為雷達設計的起點,您可以加入額外的處理演算法。

特徵

此參考設計的主要功能為:

  • 利用 MATLAB* Simulink 內的DSP Builder for Intel® FPGAs(進階模組組),開發浮點 FFT 硬體加速器、數位束形器和定點 FIR 濾波器。允許從DSP Builder for Intel FPGAs模型自動產生註冊傳輸等級 (RTL)。
  • 透過 Intel 開發的 MATLAB 應用程式程式介面 (API) 在迴圈中使用系統對 DSP Builder 模型進行硬體驗證。提供在實際硬體上以系統頻率速度驗證設計的能力,而不需要模擬 RTL。
  • 使用 Platform Designer 工具將硬體加速器整合到嵌入式系統中,並將處理器 II Nios®為主機。

展示的 Intel® 技術:

  • Cyclone V GX FPGA
  • Nios II處理器
  • DSP Builder for Intel FPGAs(進階模組)
  • 平臺設計者
  • Intel® Quartus®軟體工具
  • 系統主控台
  • MATLAB API

圖 1。汽車數位雷達系統參考設計區塊圖。

相關連結

這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。