FPGA設計軟體資源中心
頁面上連結的FPGA軟體資源根據FPGA設計流程劃分為功能區域。
資源中心 | 說明 |
---|---|
Intel® FPGA許可支援中心 | 指導您完成許可過程並説明您充分利用FPGA體驗的說明。無論您是新使用者還是現有使用者,此頁面都將為您提供快速入門的所有基本資訊。 |
Intel® Quartus® Prime 和 Quartus® II 軟體腳本支援 | 提供的資源包括對命令列和工具命令語言 (Tcl) 腳本設計流的全面腳本支援。 |
I/O 管理和板卡開發支援中心 | 為早期 I/O 規劃和簽核提供文檔、培訓和工具。 |
設計輸入和規劃資源中心 | 提供有關規劃和構建設計的指南,以及有關管理設計亞穩態的詳細資訊,以及可能對設計結果品質產生重大影響的 HDL 編碼樣式。 |
綜合與網表檢視器資源中心 | 提供高級集成綜合的文檔,以及與其他協力廠商綜合工具的介面。 |
增量編譯資源中心 | 提供有關增量編譯功能的說明,該功能包括用於高密度FPGAs的增量設計方法。 |
優化支援資源 | 提供設計優化說明,以説明提高性能以減少資源使用量、關閉時序和減少編譯時間。 |
早期功率估算器(EPE)與功率分析器 | 提供早期功耗估算器、Intel® FPGA Power and Thermal Calculator和電源分析器,使您能夠估算功耗 |
時間分析器資源中心 | 提供指令和資源 時序分析器是一款 ASIC 強度的靜態時序分析器,支援業界標準的 Synopsys® 設計約束 (SDC) 格式。 |
經典時序分析器資源中心 | 提供 Quartus® II 軟體的說明,包括經典的時序分析器,結合了強大的功能與易用性。 |
片上調試資源中心 | 提供指向有關片上調試工具的可用文檔的連結。片上調試工具允許即時捕獲設計中的內部節點,説明您在不使用外部設備的情況下快速驗證設計。 |
EDA 工具支援資源中心 |
Intel EDA 生態系統確保您擁有完整的設計解決方案,用於設計、驗證和整合 Intel® FPGAs至您的系統中。 |
這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。