Nios® II嵌入式設計套件支援
Intel® FPGA為嵌入式處理器Nios II系列提供廣泛的檔與支援,協助您快速輕鬆地開發和除錯嵌入式處理器系統。
您可以從此頁面下載並授權Nios II嵌入式處理器工具鏈。以下連結提供Nios II處理器的完整檔、常見問答集、教學、線上示範、設計範例、參考設計,以及白皮書。
下方亦提供訓練課程、示範及產品訂購資訊的相關資訊。
嵌入式白紙
應用程式說明
- 595:向量阻斷控制器的使用與應用程式
- 595 設計檔案
- 548:適用于 Cyclone® III 的Nios II小巧配置系統
- 548 設計檔案
- 543:使用勞特巴奇除錯器除錯Nios II軟體
- 543 設計檔案
- 531:利用硬體加速器降低功耗
- 531 設計檔案
- 459:開發Nios II HAL裝置驅動程式的準則
- 459 設計範例
- 458:替代Nios II啟動方法
- 458 設計檔案
- 446:使用 SignalTap* II 嵌入式邏輯分析器Nios II系統除錯
- 446 設計檔案
- 440:加速Nios II網路應用程式
- 440 設計檔案
- 429:透過乙太網路與Nios II處理器進行遠端配置
- 429 設計檔案
- 417:透過 C2H 編譯器加速功能:具有檢查值的散散收集 DMA
- 417 設計檔案
- 391:分析Nios II系統
- 391 設計檔案
- 350:將Nios處理器系統升級至Nios II處理器
- 346:使用Nios II配置控制器參考設計
- 371:汽車繪圖系統參考設計
- 527:執行 LCD 控制器
這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。