Jam STAPL 程式設計支援 - Corelis

Corelis, Inc. 是世界領先的基於 PC 的 IEEE Standard 1149.1 (JTAG) 邊界掃描測試 (BST) 系統供應商。Corelis 為測試單個電路板、成組/並行測試和在系統設備程式設計以及使用邊界掃描技術的完整系統提供完整的解決方案。系統可用於設計和調試、製造以及現場服務和支援。提供各種系統選項,包括桌上型機解決方案以及用於筆記型電腦現場的攜帶型解決方案。
隨著 CPLD 和英特爾® FPGA 密度的增加和封裝尺寸的減小,很難對這些設備進行線外程式設計。Corelis 產品,如 ScanPlus 快閃記憶體程式在系統設備程式設計器、ScanPlus 運行器測試和在系統程式設計執行器以及 ScanExpress 執行器單元測試和在系統程式設計執行器,能夠執行 Jam 標準測試和程式設計語言 (STAPL) 檔 (.jam) 檔 (.jam),以便對支援英特爾® FPGA JTAG 在系統可程式設計性 (ISP) 的設備進行程式設計。
在線程式設計提供了許多好處,在開發、生產和服務環境中是可取的。對於開發,工程師可以在開發過程中更改存儲在設備中的配置資訊。對於生產,在線程式設計允許器件以未程式或空白狀態保留在貨架上。然後,這些空白器件可以在組裝時安裝並進行在線程式設計,從而降低程式設計和跟蹤成本。在將產品交付給客戶之後,現場服務技術人員或客戶可以下載新的配置資訊,而無需拆解系統。這降低了「維修」設備的成本。
大批量生產系統
Corelis 的 ScanExpress 支援使用一台 PC 和一個操作員對多個電路板的 CPLD 和快閃記憶體裝置進行併發(成組)測試和系統內程式設計。ScanExpress適用於超高速邊界掃描應用和大批量生產。ScanExpress系列產品通過應用創新和專有技術,大大提高了測試和在系統程式設計輸送量。
有關 Corelis BST 和程式設計產品以及其他工具和服務的更多資訊,請訪問 Corelis 網站。
這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。